DDR4 SDRAM: 16GBDDR4 Katrs 16 bitu sastāvs no 64 bitu datu bitu platuma
QSPI Flash: 1GBQSPIFLASH gabals, ko izmanto, lai saglabātu FPGA mikroshēmas konfigurācijas failu
FPGA banka: regulējams 12V, 18V, 2.5V, 3.0V līmenis, ja jāmaina līmenis, jānomaina tikai
Interfeisa līmenis: atbilstošo pozīciju var regulēt ar magnētiskām lodītēm.
Pamatplates barošanas avots: 5–12 V barošanas avots ģenerē divus barošanas avotus, izmantojot T1 mikroshēmu LTM4628, lai atbilstu FPGA strāvas prasībām
Pamatplates palaišanas metode: JTAG, QSPIFLASH
Savienotāja caurules pēdas definīcija: 4 ātrgaitas pagarinājumi, 120 kontaktu Panasonic AXK5A2137yg
Apakšējās plāksnes SFP interfeiss: 4 optiskie moduļi var nodrošināt ātrgaitas optiskās šķiedras sakarus ar ātrumu līdz 10 GB/s
Fave Plate GXB pulkstenis: apakšējā plāksne nodrošina 200MHz atsauces pulksteni GXB raiduztvērējam
Apakšējās plāksnes 40 -adatas pagarinājums: rezervēts 2 2,54mm standarta 40-pin pagarinājums J11 un J12, ko izmanto, lai savienotu uzņēmuma izstrādātos moduļus vai paša lietotāja izstrādāto moduļa funkciju shēmu
Pamatplāksnes pulkstenis: vairāki pulksteņu avoti uz kuģa. Tas ietver 100MHz sistēmas pulksteņa avotu
510kba100M000bag CMOS kristāls
125MHz raiduztvērēja diferenciālais pulkstenis Sittaid Sit9102 Crystal 300MHz DDR4 ārējais diferenciālā pulksteņa avots SIT9102 kristāls
JTAG atkļūdošanas ports: MP5652 pamata platei ir 6PIN ielāpa JTAG lejupielādes atkļūdošanas interfeiss
Lietotājiem ērti atkļūdot FPGA atsevišķi
Sistēmas atiestatīšana: tajā pašā laikā poga nodrošina sistēmu arī ar globālās atiestatīšanas signālu MP5652 pamatplati, lai atbalstītu ieslēgšanas atiestatīšanu. Visa mikroshēma ir atiestatīta
LED: uz pamatplates ir 4 sarkanas LED gaismas, no kurām viena ir DDR4 atsauces jaudas indikators
Poga un slēdzis: uz apakšējās plāksnes ir 4 atslēgas, kas ir savienotas ar atbilstošo J2 savienotāja caurules pēdu.
Parasti augsts līmenis, nospiežot uz zemu līmeni
Arria-10 GX sērijas galvenās iezīmes ir šādas: